

# 电子信息虚拟仿真实验报告

# 实验 4: 直流电机 PWM 调速设计

| 学院 | 卓越学院            |
|----|-----------------|
| 学号 | 23040447        |
| 姓名 | 陈文轩             |
| 专业 | 智能硬件与系统(电子信息工程) |

2025年4月27日

# 目录

| 1        | 坝层电路设计 (verilog) |            |                   |   |  |
|----------|------------------|------------|-------------------|---|--|
| 2        | 仿真结果电路截图         |            |                   |   |  |
| 3        | 远程平台操作截图         |            |                   |   |  |
| 4        | 实验               | 实验设计过程简要介绍 |                   |   |  |
|          | 4.1              | 实验概        | 既述                | 3 |  |
|          | 4.2              | 模块设        | 设计                | 3 |  |
|          |                  | 4.2.1      | 顶层模块 PWMplus      | 3 |  |
|          |                  | 4.2.2      | 主要功能组件            | 3 |  |
| 4.3 实验内容 |                  |            | 內容                | 4 |  |
|          |                  | 4.3.1      | PWM 信号生成模块设计与仿真验证 | 4 |  |
|          |                  | 4.3.2      | 转速测量模块设计与验证       | 4 |  |
|          |                  | 4.3.3      | 数码管动态显示模块设计与验证    | 4 |  |
|          | 4.4              | 实验总        | 4.结               | 5 |  |

# 1 顶层电路设计 (verilog)

### 图 1 顶层电路设计 1(verilog)

图 2 顶层电路设计 2(verilog)

```
// 数码管动态显示模块
    □seg_led u_seg_led(
                                                                     时钟信号
复位信号,始
显示的转速值
            .clk
                                    (clk
62
                                                   ),
),
                                    (1'b1
(32'd10
                                                                                   始终有效
63
            .rst_n
                                   (8'b0000000),
(8'b1111111),
(1'b0)
                                                                 // 复位信号,始终有效
// 显示的转速值
// 小数点具体显示的位置,高电平有效
// 数码管使能信号
// 符号位,高电平显示负号(-)
// 位选
// 段选
64
            .data
            .point
65
66
            .en
67
            .sign
            .seg_sel
                                    (seg_sel
(seg_led
68
69
70
71
72
     );
      endmodule
```

图 3 顶层电路设计 3(verilog)

# 2 仿真结果电路截图



图 4 VWF 仿真结果

# 3 远程平台操作截图



图 5 操作截图: 转速 10r/s



图 6 操作截图: 转速 15r/s

# 4 实验设计过程简要介绍

### 4.1 实验概述

本实验设计了一个基于 Verilog 的 PWM (脉宽调制) 信号生成模块,并结合转速测量和数码管动态显示功能,能够实现对直流电机的转速控制与实时显示。实验内容包括模块设计、仿真验证以及硬件实现。

### 4.2 模块设计

### 4.2.1 顶层模块 PWMplus

```
module PWMplus (
1
2
                           // 时钟信号
     input wire clk,
     input wire GND,
                           // 接地信号 (未使用, 但保留接口)
                           // 光电信号, 用于测量转速
     input wire CNTN,
5
     input wire [7:0] A,
                           // 占空比控制信号 (0-255)
     output reg PWM_motor,
                           // PWM 输出信号
     output wire [7:0] seg_sel, // 数码管位选信号
     output wire [7:0] seg_led // 数码管段选信号
 );
```

#### 4.2.2 主要功能组件

#### 1. 分频器模块

• 将输入时钟信号分频为较低频率的时钟信号,用于驱动 PWM 逻辑和 计数器。

#### 2. PWM 信号生成模块

- 根据占空比控制信号 A 生成 PWM 输出信号 PWM\_motor。
- 通过计数器实现占空比控制。

#### 3. 转速测量模块

- 检测光电信号 CNTN 的上升沿, 计算相邻上升沿之间的时钟周期数。
- 根据周期数计算电机转速。

### 4. 数码管动态显示模块

• 将转速值通过数码管显示, 支持动态刷新和小数点显示。

## 4.3 实验内容

#### 4.3.1 PWM 信号生成模块设计与仿真验证

PWM 信号生成模块通过以下步骤实现:

- 1. 分频器将输入时钟信号分频为较低频率的时钟信号。
- 2. 计数器在分频时钟的驱动下递增,达到最大值后复位为0。
- 3. 根据占空比信号 A 控制 PWM 输出信号的高低电平:

$$\mathbf{PWM\_motor} = \begin{cases} 1, & \text{计数器值} < \mathbf{A} \\ 0, & \text{计数器值} \ge \mathbf{A} \end{cases}$$

#### 4.3.2 转速测量模块设计与验证

转速测量模块通过以下步骤实现:

- 1. 检测光电信号 CNTN 的上升沿,记录相邻上升沿之间的时钟周期数。
- 2. 根据周期数计算转速:

转速 = 
$$\frac{60 \times$$
时钟频率 周期计数

3. 将计算结果存储在寄存器中,供数码管显示模块使用。

#### 4.3.3 数码管动态显示模块设计与验证

数码管动态显示模块通过以下步骤实现:

- 1. 将转速值转换为数码管显示格式。
- 2. 动态刷新数码管的位选信号 seg sel 和段选信号 seg led。
- 3. 支持小数点显示和符号位显示。

## 4.4 实验总结

本实验成功实现了:

- 1. 基于 Verilog 的 PWM 信号生成模块设计,支持占空比可调。
- 2. 转速测量模块设计,能够实时计算电机转速。
- 3. 数码管动态显示模块设计,能够直观显示转速值。

通过本实验,掌握了 PWM 信号的生成原理、转速测量方法以及数码管动态显示技术,为后续复杂数字系统设计奠定了基础。